Hero

Инженерный хакатон

24–26 апреля 2026 года

Получи опыт решения задач по проектированию систем на кристалле (SoC) и созданию современных микропроцессоров RISC-V.

Ждем тебя в следующем сезоне!

Подпишись на рассылку, чтобы узнать об открытии регистрации

yadroЛого МИЭТ синий 1

Погружайся
в профессию с YADRO

Проводим оплачиваемую летнюю стажировку, запускаем курсы для студентов и создаем совместные проекты с вузами.

Узнать подробнее

Треки

Топологическое проектирование

UVM-верификация

Системная верификация

RTL-проектирование

DFT-структуры

О чем трек

Разработка топологии цифровых SoC — это заключительный этап создания проекта чипа перед его отправкой на производство. На данном этапе двоичная логика обретает физический облик в транзисторах и медных проводниках. Как ты знаешь, внутри современных процессор, SoC, видеокарт могут быть миллиарды транзисторов. Но кто и как расставляет эти миллиарды транзисторов на кусочке кремния, и, более того, заставляет их работать как единое целое? Трек «Топологическое проектирование» приоткрывает эту завесу тайны.

Основная цель топологического проектирования — превратить исходный RTL (Verilog\VHDL) в набор простых логических функций-вентилей, разместить их на кристалле — будущем чипе — и соединить проводниками. Но сделать это так, чтобы получившийся в итоге чип остался рабочим и сохранил свои расчетные характеристики.

Процесс создания топологии — будь то SoC, GPU или более простая цифровая микросхема — называется физическим синтезом, а инженеры, которые специализируются на этом — физическими дизайнерами (или бэкендерами, от digital backend).

В цифровом маршруте физического синтеза для создания схемы используются не отдельные транзисторы, а их сборки: стандартные ячейки, в которые упакованы простые логические функции вроде И, ИЛИ, НЕ и других.

Чипы производят и изготавливают (в народе «выпекают») на полупроводниковых фабриках по готовому проекту — послойной топологии в формате GDS/OAS. Чтобы довести будущий проект чипа до готовности к производству, т.е. получить пригодную к изготовлению топологию, физическому дизайнеру нужно пройти сложный путь от RTL до GDS.

На треке вы погрузитесь в ключевые задачи, которые решает физический дизайнер в ходе своей работы.

Задачи трека

  • Используя готовое окружение, пройти иерархический маршрут физического проектирования системы на кристалле (SoC) с помощью средств физического синтеза:
    • Verilog-нетлиста – электрической схемы, которая была получена в результате логического синтеза RTL-кода проекта SoC;
    • временных ограничений в формате SDC — нашего ТЗ по производительности проекта и по работе внешних интерфейсов.

Маршрут:

  1. Создать «коробку» — план размещения логики и макроблоков на площади чипа (floorplan).
  2. Разместить логику (place).
  3. Синтезировать клоковые деревья: провести тактовые сигналы до каждого триггера правильно и вовремя (CTS).
  4. Выполнить трассировку сигналов: перейти от логических соединений к реальным медным проводникам.

Критерии оценивания

  • Отсутствие критических нарушений по отчетам QoR.
  • Отсутствие ошибок в проекте, кроме заранее известных.
  • Временные характеристики.
  • Потребляемая мощность и IRdrop.
  • Площадь, занимаемая стандартными ячейками.
  • Модификация представленного окружения.

Требования к участникам

Желательно, но не обязательно:

  • Знание основ цифровой схемотехники.
  • Знание основ электротехники.
  • Навыки использования скриптовых инструментов (bash, make, Tcl и т.п.).
  • Знание синтаксиса языка Verilog/SystemVerilog.
  • Представление о проектировании топологии интегральных схем.

Эксперты и жюри

Условия стажировки

Для студентов

Принимаем заявки от студентов очной формы обучения: специалитет, бакалавриат, магистратура.

2-3 участника 
в команде

Можно прийти со своей командой или одному. Организаторы помогут всем 
индивидуальным участникам найти команду.

3 дня. Зеленоград, 
МИЭТ

Хакатон будет проходить с 24 по 26 апреля в университете МИЭТ. Чтобы все успеть, 
необходимо быть в городе утром 24 апреля. Онлайн-формат не предусмотрен.

YADRO организует проезд и проживание для иногородних участников из России и Беларуси. 
Подробнее с условиями можно ознакомиться здесь.

Этапы хакатона

  1. Подача заявок

    Заявки принимаются до 18 марта.

  2. Тестирование

    20 марта мы отправим ссылку на тест всем, кто зарегистрировался на хакатон и прошел отбор по формальным критериям. Тестирование можно пройти до 23 марта 23:59. Результаты мы отправим до 4 апреля.

  3. Подготовительные лекции

    Эксперты треков подготовили вводные онлайн-лекции. На них дадим необходимую теорию и расскажем, что важно изучить перед стартом решения задач. В каждом треке будет 1–3 лекции.

  4. Хакатон

    До встречи в МИЭТ 24 апреля!

Почему стоит участвовать

Познакомься

с экспертами индустрии

Задания хакатона разрабатывали инженеры YADRO и преподаватели МИЭТ. Во время мероприятия у тебя будет возможность пообщаться с ними и задать интересующие вопросы.

Попробуй силы

в решении настоящих инженерных задач

Получи строчку

в резюме и сертификат

Пообщайся

с единомышленниками

Выиграй мерч


и подарки

Изображение с призами

Призы

  • FPGA- и RISC-V-платы

  • Эксклюзивный мерч YADRO

  • Логические анализаторы

  • Полезная периферия для разработки

  • Fast Track на Импульс и баллы в магистратуру МИЭТ

Как прошел хакатон в прошлом году

Ждем тебя в следующем сезоне!

Подпишись на рассылку, чтобы узнать об открытии регистрации

Инженерный хакатон
24–26 апреля 2026 года

До встречи на YADRO SOC DESIGN CHALLENGE!

Карта

24–26 апреля 2026 года

Зеленоград, Москва, Пл. Шокина, 1

FAQ